**1Q):** Usando componentes MSI, FF's e portas *(use soma de produtos),* sintetize um detector de sequencia *(M.S.S.) minimizado*, onde a saída Z será hum (1) quando a sequencia de 28-1 de 1's consecutivos ocorrer, caso contrário à saída permanecerá zero (0). Obs: o número de FF's usados é no máximo 10.

Obs: Ao detectar a sequencia, a *M.E.F.S.* permanecerá com a saída Z=1 e ignora as próximas sequencias.

Inicio (síncrono)=1 começa a leitura das sequencias.

Inicio (síncrono)=0 a máquina vai para o estado inicial

Solução: Nro. 1

Tratar o problema como se fosse somente uma MEF





**1Q):** Usando componentes MSI, FF's e portas *(use soma de produtos),* sintetize um detector de sequencia *(M.S.S.) minimizado*, onde a saída Z será hum (1) quando a sequencia de 2<sup>8</sup>-1 de 1's consecutivos ocorrer, caso contrário à saída permanecerá zero (0). Obs: o número de FF's usados é no máximo 10.

Obs: Ao detectar a sequencia, a *M.E.F.S.* permanecerá com a saída Z=1 e ignora as próximas sequencias.

Inicio (síncrono)=1 começa a leitura das sequencias. Inicio (síncrono)=0 a máquina vai para o estado inicial

Solução: Nro. 2

Tratar o problema como uma Decomposição:
MEF + Data-path simplificado

Fluxograma do algoritmo → 1 parte



**1Q):** Usando componentes MSI, FF's e portas *(use soma de produtos),* sintetize um detector de sequencia *(M.S.S.) minimizado*, onde a saída Z será hum (1) quando a sequencia de 2<sup>8</sup>-1 de 1's consecutivos ocorrer, caso contrário à saída permanecerá zero (0). Obs: o número de FF's usados é no máximo 10.

Obs: Ao detectar a sequencia, a *M.E.F.S.* permanecerá com a saída Z=1 e ignora as próximas sequencias.

Inicio (síncrono)=1 começa a leitura das sequencias. Inicio (síncrono)=0 a máquina vai para o estado inicial

Solução: Nro. 2

Tratar o problema como uma Decomposição:
MEF + Data-path simplificado

Estrutura geral da decomposição: 2 parte



**1Q):** Usando componentes MSI, FF's e portas *(use soma de produtos)*, sintetize um detector de sequencia *(M.S.S.) minimizado*, onde a saída Z será hum (1) quando a sequencia de 2<sup>8</sup>-1 de 1's consecutivos ocorrer, caso contrário à saída permanecerá zero (0). Obs: o número de FF's usados é no máximo 10.

Obs: Ao detectar a sequencia, a *M.E.F.S.* permanecerá com a saída Z=1 e ignora as próximas sequencias.

Inicio (síncrono)=1 começa a leitura das sequencias. Inicio (síncrono)=0 a máquina vai para o estado inicial

Solução: Nro. 2

Tratar o problema como uma Decomposição:
MEF + Data-path simplificado

Diagrama de estados da MEF: 2 parte



**1Q):** Usando componentes MSI, FF's e portas *(use soma de produtos),* sintetize um detector de sequencia *(M.S.S.) minimizado*, onde a saída Z será hum (1) quando a sequencia de 2<sup>8</sup>-1 de 1's consecutivos ocorrer, caso contrário à saída permanecerá zero (0). Obs: o número de FF's usados é no máximo 10.

Obs: Ao detectar a sequencia, a *M.E.F.S.* permanecerá com a saída Z=1 e ignora as próximas sequencias.

Inicio (síncrono)=1 começa a leitura das sequencias.

Inicio (síncrono)=0 a máquina vai para o estado inicial

#### Solução: Nro. 3

Tratar o problema como uma Composição de componentes



**2Q**: Usando somente um contador 74163, Mux's e portas, **projete** um **contador** binário de quatro bits com deslocamento bidirecional, onde a sua **tabela de operações** está descrita abaixo.



**3Q):** Usando a técnica de redes iterativa sintetize uma célula básica de um contador síncrono binário crescente de N bits com módulo variável.



**3Q):** Usando a técnica de redes iterativa sintetize uma célula básica de um contador síncrono binário crescente de N bits com módulo variável.

Solução: especificar uma célula básica de 1 bit.





- 1) IGi=1 Se Mi=Qi e IGi-1=1 Caso contrário IGi=0
- 2) Clear<sub>i</sub>=1 Se Clear<sub>i-1</sub>=1 Caso contrário Clear<sub>i</sub>=0
- 3) T<sub>i</sub>=1 Se Inc<sub>i</sub>-1=1 OR Qi=1 and Cleari-1=1 Caso contrário T<sub>i</sub>=0

4) Inci=1 Se Qi=1 e Inci-1=1

Prof. Duarte L. Oliveira - Divisão de Engenharia Eletrônica do ITA

Caso contrário Inci=0 8

**3Q):** Usando a técnica de redes iterativa sintetize uma célula básica de um contador síncrono binário crescente de N bits com módulo variável.

Solução: especificar uma célula básica de 1 bit.





**3Q):** Usando a técnica de redes iterativa sintetize uma célula básica de um contador síncrono binário crescente de N bits com módulo variável.

Solução: especificar uma célula básica de 1 bit.

1) IGi=1 Se Mi=Qi e IGi-1=1
Caso contrário IGi=0

- 2) Clear<sub>i</sub>=1 Se Clear<sub>i-1</sub>=1 Caso contrário Clear<sub>i</sub>=0
- 3) T<sub>i</sub>=1 Se Inc<sub>i-1</sub>=1 OR Qi=1 and Cleari-1=1 Caso contrário T<sub>i</sub>=0
- 4) Inci=1 Se Qi=1 e Inci-1=1

  01/07/20 Caso contrário Inci=0 Pro





**4Q):** Usando funções MSI, Flip-Flops e portas, sintetize um comparador serial na forma minimizada que possui as seguintes características: Para a variável *Reset=1* o comparador inicia a comparação das variáveis *A* e *B*. A variável *Fim* indica o tamanho de *A* e *B* (*Fim=1*). A variável *Término* indica o fim da comparação (*Término=1*) e as outras variáveis de saída assumem os seguintes valores: *IG=1* (*A=B*), *MA=1* (*A>B*) e *MB=1* (*B>A*). Importante As variáveis *A* e *B* são inseridas pelo menos significativo. **Obs:** Para uma nova comparação ou interrupção a variável *Start* deve ir para **zero** e no próximo clock para **hum**. A variável *Fim* deve ir para **zero** para uma nova comparação.



**4Q):** Usando funções MSI, Flip-Flops e portas, sintetize um comparador serial na forma minimizada que possui as seguintes características: Para a variável *Reset=1* o comparador inicia a comparação das variáveis *A* e *B*. A variável *Fim* indica o tamanho de *A* e *B* (*Fim=1*). A variável *Término* indica o fim da comparação (*Término=1*) e as outras variáveis de saída assumem os seguintes valores: *IG=1* (*A=B*), *MA=1* (*A>B*) e *MB=1* (*B>A*). Importante As variáveis *A* e *B* são inseridas pelo menos significativo. **Obs:** Para uma nova comparação ou interrupção a variável *Start* deve ir para **zero** e no próximo clock para **hum**. A variável *Fim* deve ir para **zero** para uma nova comparação.



Engenharia Eletrônica do ITA

**4Q):** Usando funções MSI, Flip-Flops e portas, sintetize um comparador serial na forma minimizada que possui as seguintes características: Para a variável *Start*=1 o comparador inicia a comparação das variáveis *A* e *B*. A variável *Fim* indica o tamanho de *A* e *B* (*Fim*=1). A variável *Término* indica o fim da comparação (*Término*=1) e as outras variáveis de saída assumem os seguintes valores: *IG*=1 (*A*=*B*), *MA*=1 (*A*>*B*) e *MB*=1 (*B*>*A*). Importante As variáveis *A* e *B* são inseridas pelo menos significativo. **Obs:** Para uma nova comparação ou interrupção a variável *Start* deve ir para **zero** e no próximo clock para **hum**. A variável *Fim* deve ir para **zero** para uma nova comparação.



**4Q):** Usando funções MSI, Flip-Flops e portas, sintetize um comparador serial na forma minimizada que possui as seguintes características: Para a variável *Reset=1* o comparador inicia a comparação das variáveis *A* e *B*. A variável *Fim* indica o tamanho de *A* e *B* (*Fim=1*). A variável *Término* indica o fim da comparação (*Término=1*) e as outras variáveis de saída assumem os seguintes valores: *IG=1* (*A=B*), *MA=1* (*A>B*) e *MB=1* (*B>A*). Importante As variáveis *A* e *B* são inseridas pelo menos significativo. **Obs:** Para uma nova comparação ou interrupção a variável *Start* deve ir para **zero** e no próximo clock para **hum**. A variável *Fim* deve ir para **zero** para uma nova comparação.

#### Solução de Nro. 2

Tratar o problema como uma Composição de componentes

#### Não recomendado:

Não tem procedimento de engenharia → não tem diagrama de estados → difícil de testar



**5Q):** Projetar um circuito digital síncrono que tem a função de incrementador programável. Este circuito processa segundo a tabela de operações descrita na figura. No término do número de clocks segundo  $S_1$  e  $S_2$ , temos o novo valor dos Q's. Use funções MSI, FFs e portas. Por exemplo, quando  $S_1=S_2=1$  e depois de quatro clocks temos um incremento  $Q\leftarrow Q+1$ . Quando  $Q=1111\rightarrow 0000$  é o próximo incremento.

| <b>CLK</b>   | $S_1$ | $S_2$ | $\mathbf{Q}_1 \mathbf{Q}_2 \mathbf{Q}_3 \mathbf{Q}_4$ |
|--------------|-------|-------|-------------------------------------------------------|
| $\uparrow$   | Ō     | Ō     | <u>inibe</u>                                          |
| <u>(2)</u> ↑ | 0     | 1     | $Q_{N+1} \leftarrow Q_N + 1$                          |
| <u>(3)</u> ↑ | 1     | 0     | $Q_{N+1} \leftarrow Q_N + 1$                          |
| <u>(4)</u>   | 1     | 1     | $Q_{N+1} \leftarrow Q_N + 1$                          |
|              |       |       | <u> </u>                                              |

**5Q):** Projetar um circuito digital síncrono que tem a função de incrementador programável. Este circuito processa segundo a tabela de operações descrita na figura. No término do número de clocks segundo  $S_1$  e  $S_2$ , temos o novo valor dos Q's. Use funções MSI, FFs e portas. Por exemplo, quando  $S_1=S_2=1$  e depois de quatro clocks temos um incremento  $Q\leftarrow Q+1$ . Quando  $Q=1111\rightarrow 0000$  é o próximo incremento.

Solução: Decomposição → MEF + data-path simplificado

| <b>CLK</b>   | $S_1$ | $S_2$ | $Q_1 Q_2 Q_3 Q_4$            |
|--------------|-------|-------|------------------------------|
| <u> </u>     | Ō     | Ō     | inibe                        |
| <u>(2)</u> ↑ | 0     | 1     | $Q_{N+1} \leftarrow Q_N + 1$ |
| <u>(3)</u> ↑ | 1     | 0     | $Q_{N+1} \leftarrow Q_N + 1$ |
| <u>(4)</u>   | 1     | 1     | $Q_{N+1} \leftarrow Q_N + 1$ |



**5Q):** Projetar um circuito digital síncrono que tem a função de incrementador programável. Este circuito processa segundo a tabela de operações descrita na figura. No término do número de clocks segundo  $S_1$  e  $S_2$ , temos o novo valor dos Q's. Use funções MSI, FFs e portas. Por exemplo, quando  $S_1=S_2=1$  e depois de quatro clocks temos um incremento  $Q\leftarrow Q+1$ . Quando  $Q=1111\rightarrow 0000$  é o próximo incremento.

Solução: Decomposição → MEF + data-path simplificado

$$\begin{array}{c|ccccc} \underline{CLK} & \underline{S_1} & \underline{S_2} & \underline{Q_1} \, \underline{Q_2} \, \underline{Q_3} \, \underline{Q_4} \\ \hline \uparrow & 0 & 0 & inibe \\ \hline (2) \uparrow & 0 & 1 & \underline{Q_{N+1}} \leftarrow \underline{Q_N} + 1 \\ \hline (3) \uparrow & 1 & 0 & \underline{Q_{N+1}} \leftarrow \underline{Q_N} + 1 \\ \hline (4) \uparrow & 1 & 1 & \underline{Q_{N+1}} \leftarrow \underline{Q_N} + 1 \\ \hline \end{array}$$

Diagrama de estados parcial: Descrição total é confusa

Melhor forma de descrição é a tabela de estados



Prof. Duarte L. Oliveira - Divisão de Engenharia Eletrônica do ITA

**5Q):** Projetar um circuito digital síncrono que tem a função de incrementador programável. Este circuito processa segundo a tabela de operações descrita na figura. No término do número de clocks segundo  $S_1$  e  $S_2$ , temos o novo valor dos Q's. Use funções MSI, FFs e portas. Por exemplo, quando  $S_1=S_2=1$  e depois de quatro clocks temos um incremento  $Q\leftarrow Q+1$ . Quando  $Q=1111\rightarrow 0000$  é o próximo incremento.

Solução: Decomposição → MEF + data-path simplificado



#### Tabela de estados

| <b>S</b> ₂<br>os | 00 | 01 | 11 | 10 |      |
|------------------|----|----|----|----|------|
| os\              |    |    |    |    | Inic |
| A                | 4  | F  | В  | O  | 0    |
| В                | В  | F  | C  | G  | O    |
| С                | U  | F  | D  | O  | O    |
| D                | D  | F  | E  | G  | O    |
| E                | A  | F  | В  | G  | 1    |
| F                | F  | E  | В  | G  | 0    |
| G                | O  | F  | В  | Ι  | 0    |
| н                | Η  | F  | В  | Ш  | 0    |
|                  |    |    |    |    |      |

**6Q:** Obter o diagrama de estados modelo Moore minimizado de um controlador de semáforo de um cruzamento de duas avenidas de sentido único. Os sensores Sv1 e Sv2 respectivamente detectam a presença de automóveis nas avenidas 1 e 2. A prioridade das duas avenidas é a mesma. A sequência em cada semáforo segue o tradicional (Verde →Amarelo →vermelho →Verde). Os dois semáforos nas duas avenidas são ativados por (AS10, AS11) e (AS20,AS21). O semáforo tem o seguinte comportamento: O semáforo no verde permanece 15 segundos, no termino deste tempo á máquina consulta o sensor contrário (semáforo em vermelho) se ele estiver em alta o semáforo irá para o amarelo e a assim por diante. Caso contrário o semáforo permanecerá mais 15 segundos. Figura 6 mostra a estrutura geral do sistema digital.



Figura 6. Estrutura geral: circuito

**6Q:** Obter o diagrama de estados modelo Moore minimizado de um controlador de semáforo de um cruzamento de duas avenidas de sentido único. Os sensores Sv1 e Sv2 respectivamente detectam a presença de automóveis nas avenidas 1 e 2. A prioridade das duas avenidas é a mesma. A sequência em cada semáforo segue o tradicional (Verde →Amarelo →vermelho →Verde). Os dois semáforos nas duas avenidas são ativados por (AS10, AS11) e (AS20,AS21). O semáforo tem o seguinte comportamento: O semáforo no verde permanece 15 segundos, no termino deste tempo á máquina consulta o sensor contrário (semáforo em vermelho) se ele estiver em alta o semáforo irá para o amarelo e a assim por diante. Caso contrário o semáforo permanecerá mais 15 segundos. Figura 6 mostra a estrutura geral do sistema digital.

#### Solução:

#### Definições:

P → pedido de tempo (0→1) T → T=1 → tempo processado (Sv1,Sv2) →1 detecta automóvel

| <b>AS11</b> | AS10 | Definição |
|-------------|------|-----------|
| 0           | 0    | Amarelo   |
| 0           | 1    | Verde     |
| 1           | 0    | Vermelho  |



Figura 6. Estrutura geral: circuito

**6Q:** Obter o diagrama de estados modelo Moore minimizado de um controlador de semáforo de um cruzamento de duas avenidas de sentido único. Os sensores Sv1 e Sv2 respectivamente detectam a presença de automóveis nas avenidas 1 e 2. A prioridade das duas avenidas é a mesma. A sequência em cada semáforo segue o tradicional (Verde →Amarelo →vermelho →Verde). Os dois semáforos nas duas avenidas são ativados por (AS10, AS11) e (AS20,AS21). O semáforo tem o seguinte comportamento: O semáforo no verde permanece 15 segundos, no termino deste tempo á máquina consulta o sensor contrário (semáforo em vermelho) se ele estiver em alta o semáforo irá para o amarelo e a assim por diante. Caso contrário o semáforo permanecerá mais 15 segundos. Figura 6 mostra a estrutura geral do sistema digital.

#### Solução:



**6Q:** Obter o diagrama de estados modelo Moore minimizado de um controlador de semáforo de um cruzamento de duas avenidas de sentido único. Os sensores Sv1 e Sv2 respectivamente detectam a presença de automóveis nas avenidas 1 e 2. A prioridade das duas avenidas é a mesma. A sequência em cada semáforo segue o tradicional (Verde →Amarelo →vermelho →Verde). Os dois semáforos nas duas avenidas são ativados por (AS10, AS11) e (AS20,AS21). O semáforo tem o seguinte comportamento: O semáforo no verde permanece 15 segundos, no termino deste tempo á máquina consulta o sensor contrário (semáforo em vermelho) se ele estiver em alta o semáforo irá para o amarelo e a assim por diante. Caso contrário o semáforo permanecerá mais 15 segundos. Figura 6 mostra a estrutura geral do sistema digital.

#### Solução:



#### Tabela de saídas

| Estados     | AS11 | AS10 | AS21 | AS20 | Р |
|-------------|------|------|------|------|---|
| Verde_S1    | 0    | 1    | 1    | 0    | 1 |
| Análise_S2  | 0    | 1    | 1    | 0    | 0 |
| Amarelo_S1  | 0    | 0    | 1    | 0    | 1 |
| Vermelho_S1 | 1    | 0    | 0    | 1    | 1 |
| Análise_S1  | 1    | 0    | 0    | 1    | 0 |
| Amarelo_S2  | 1    | 0    | 0    | 0    | 1 |

**7Q:** Projetar um **gerador de ondas retangulares** que, acionado por um sinal de clock periódico gere pulsos, nos quais o **tempo de permanência** no nível 1 seja igual a tantos períodos de clock, quanto o número binário H de 4 bits. De mesma forma a duração do pulso de saída no nível baixo é determinado pela via L de 4 bits. A saída Z é de 1 bit. Obs: use portas, FFs e funções MSI.

#### Exemplo: Para L=3 e H=4



#### Solução:



**7Q:** Projetar um **gerador de ondas retangulares** que, acionado por um sinal de clock periódico gere pulsos, nos quais o **tempo de permanência** no nível 1 seja igual a tantos períodos de clock, quanto o número binário H de 4 bits. De mesma forma a duração do pulso de saída no nível baixo é determinado pela via L de 4 bits. A saída Z é de 1 bit. Obs: use portas, FFs e funções MSI.



**7Q:** Projetar um **gerador de ondas retangulares** que, acionado por um sinal de clock periódico gere pulsos, nos quais o **tempo de permanência** no nível 1 seja igual a tantos períodos de clock, quanto o número binário H de 4 bits. De mesma forma a duração do pulso de saída no nível baixo é determinado pela via L de 4 bits. A saída Z é de 1 bit. Obs: use portas, FFs e funções MSI.

